串行現(xiàn)場總線協(xié)議的設(shè)計與FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、串行現(xiàn)場總線技術(shù)是數(shù)控系統(tǒng)的發(fā)展趨勢,國內(nèi)目前在這一領(lǐng)域缺乏自主知識產(chǎn)權(quán)的標(biāo)準(zhǔn)和協(xié)議,這使得要想提高國產(chǎn)數(shù)控系統(tǒng)的檔次必須要依賴于國外的標(biāo)準(zhǔn)和技術(shù),這顯然是非常不利的。本項目就是針對串行現(xiàn)場總線這一國內(nèi)空白技術(shù)領(lǐng)域的探索。雖然在串行現(xiàn)場總線這一技術(shù)領(lǐng)域還缺乏經(jīng)驗,但有益的嘗試還是可以增加我們在這些方面的理解和積累。我們進行的串行總線技術(shù)的開發(fā)就是針對國產(chǎn)化的數(shù)控系統(tǒng)來進行,目的是實現(xiàn)將現(xiàn)有的模擬信號的傳輸方式提升為數(shù)字信號的通信方式,使

2、得國產(chǎn)數(shù)控系統(tǒng)的開放性和通用性大大提高。
  本文討論的高速串行通信協(xié)議用于數(shù)控系統(tǒng)的底層設(shè)備(伺服驅(qū)動器和IO模塊)與控制器之間的通信。在數(shù)控系統(tǒng)實際工作時,控制器要周期性的將控制數(shù)據(jù)傳送到各個底層設(shè)備,同時底層設(shè)備也要將底層的參數(shù)及時的反饋到控制器。控制器刷新數(shù)據(jù)周期一般要求在毫秒的級別,而且各個底層設(shè)備之間的同步誤差應(yīng)該在微秒的范圍內(nèi)。根據(jù)這種情況,本項目所開發(fā)的串行通信協(xié)議就應(yīng)該具備高實時性、高可靠性以及同步誤差小的特點。

3、
  本文介紹了一種串行總線的設(shè)計工作。要實現(xiàn)一個完整的串行總線的設(shè)計,首先需要制定出該總線的協(xié)議標(biāo)準(zhǔn),該標(biāo)準(zhǔn)既要滿足本系統(tǒng)的需求,同時也要能夠兼容本領(lǐng)域其他的系統(tǒng),這樣的協(xié)議才能夠滿足實際的應(yīng)用;其次,在制定的協(xié)議的基礎(chǔ)上,要選用合適的平臺完成協(xié)議的實現(xiàn),本項目是采用FPGA作為開發(fā)平臺,整個總線協(xié)議的實現(xiàn),除了應(yīng)用層外都是在FPGA中設(shè)計完成。在文章中詳細講述了協(xié)議的結(jié)構(gòu)和原理,并對協(xié)議在FPGA上面的實現(xiàn)模塊進行了詳細的描述

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論